Buscar


Mostrar el registro sencillo del ítem

dc.rights.license http://creativecommons.org/licenses/by-nc-nd/4.0 es_ES
dc.contributor Martín Valtierra Rodríguez es_ES
dc.contributor Jesús Booney Rivera Guillén es_ES
dc.contributor Arturo Mejía Barrón es_ES
dc.contributor Miguel Trejo Hernández es_ES
dc.creator Cristian Jonathan Ríos Nieves es_ES
dc.date 2019-02-28
dc.date.accessioned 2024-03-07T18:25:46Z
dc.date.available 2024-03-07T18:25:46Z
dc.date.issued 2019-02-28
dc.identifier.uri https://ri-ng.uaq.mx/handle/123456789/10226
dc.description Día tras día se busca mejorar la tecnología para así poder conseguir mejores resultados en sus aplicaciones, buscando siempre una oportunidad de mejora. En el presente trabajo se elabora la arquitectura digital para poder controlar un inversor monofásico a partir de la síntesis digital de señales, esto gracias al lenguaje en VHDL en conjunto con la tecnología FPGA, incorporando la configurabilidad y en cómputo en paralelo. Previo al armado del inversor se realizó una simulación en Matlab probando el funcionamiento del SPWM en los dispositivos de potencia. Posterior a esto, se realizó la descripción en VHDL del código para obtener los pulsos de salida de la modulación SPWM a través del FPGA. La tarjeta que se utilizó fue una DE0-nano de la familia Altera. Con la finalidad de probar el inversor se muestra la aplicación a diferentes cargas tales como iluminarias, fuentes de PC y un motor de CD, así como diferentes condiciones para cada una de ellas, variando la frecuencia y su voltaje de salida. Resultados finales muestran parámetros de operación del inversor, así como un prototipo del mismo. es_ES
dc.format Adobe PDF es_ES
dc.language.iso spa es_ES
dc.publisher Universidad Autónoma de Querétaro es_ES
dc.relation.requires No es_ES
dc.rights Acceso Abierto es_ES
dc.subject Ciencias Físico Matemáticas y Ciencias de la Tierra es_ES
dc.subject Ciencias Tecnológicas es_ES
dc.subject Ingeniería y Tecnología Eléctricas es_ES
dc.title Convertidor CD-CA Monofásico de Puente Completo con FPGA y Síntesis Digital de Señales. es_ES
dc.type Tesis de licenciatura es_ES
dc.contributor.role Director es_ES
dc.contributor.role Secretario es_ES
dc.contributor.role Vocal es_ES
dc.contributor.role Suplente es_ES
dc.degree.name Ingeniería en Electromecánica es_ES
dc.degree.department Facultad de Ingeniería es_ES
dc.degree.level Licenciatura es_ES


Ficheros en el ítem

Este ítem aparece en la(s) siguiente(s) colección(ones)

Mostrar el registro sencillo del ítem