Por favor, use este identificador para citar o enlazar este ítem: https://ri-ng.uaq.mx/handle/123456789/10226
Registro completo de metadatos
Campo DC Valor Lengua/Idioma
dc.rights.licensehttp://creativecommons.org/licenses/by-nc-nd/4.0es_ES
dc.contributorMartín Valtierra Rodríguezes_ES
dc.contributorJesús Booney Rivera Guillénes_ES
dc.contributorArturo Mejía Barrónes_ES
dc.contributorMiguel Trejo Hernándezes_ES
dc.creatorCristian Jonathan Ríos Nieveses_ES
dc.date2019-02-28-
dc.date.accessioned2024-03-07T18:25:46Z-
dc.date.available2024-03-07T18:25:46Z-
dc.date.issued2019-02-28-
dc.identifier.urihttps://ri-ng.uaq.mx/handle/123456789/10226-
dc.descriptionDía tras día se busca mejorar la tecnología para así poder conseguir mejores resultados en sus aplicaciones, buscando siempre una oportunidad de mejora. En el presente trabajo se elabora la arquitectura digital para poder controlar un inversor monofásico a partir de la síntesis digital de señales, esto gracias al lenguaje en VHDL en conjunto con la tecnología FPGA, incorporando la configurabilidad y en cómputo en paralelo. Previo al armado del inversor se realizó una simulación en Matlab probando el funcionamiento del SPWM en los dispositivos de potencia. Posterior a esto, se realizó la descripción en VHDL del código para obtener los pulsos de salida de la modulación SPWM a través del FPGA. La tarjeta que se utilizó fue una DE0-nano de la familia Altera. Con la finalidad de probar el inversor se muestra la aplicación a diferentes cargas tales como iluminarias, fuentes de PC y un motor de CD, así como diferentes condiciones para cada una de ellas, variando la frecuencia y su voltaje de salida. Resultados finales muestran parámetros de operación del inversor, así como un prototipo del mismo.es_ES
dc.formatAdobe PDFes_ES
dc.language.isospaes_ES
dc.publisherUniversidad Autónoma de Querétaroes_ES
dc.relation.requiresNoes_ES
dc.rightsAcceso Abiertoes_ES
dc.subjectCiencias Físico Matemáticas y Ciencias de la Tierraes_ES
dc.subjectCiencias Tecnológicases_ES
dc.subjectIngeniería y Tecnología Eléctricases_ES
dc.titleConvertidor CD-CA Monofásico de Puente Completo con FPGA y Síntesis Digital de Señales.es_ES
dc.typeTesis de licenciaturaes_ES
dc.contributor.roleDirectores_ES
dc.contributor.roleSecretarioes_ES
dc.contributor.roleVocales_ES
dc.contributor.roleSuplentees_ES
dc.degree.nameIngeniería en Electromecánicaes_ES
dc.degree.departmentFacultad de Ingenieríaes_ES
dc.degree.levelLicenciaturaes_ES
Aparece en: Ingeniería Electromecánica

Ficheros en este ítem:
Fichero Descripción Tamaño Formato  
IGLIN-196605-0519-219-Cristian Jonathan Rios Nieves.pdf1.64 MBAdobe PDFPortada
Visualizar/Abrir


Los ítems de DSpace están protegidos por copyright, con todos los derechos reservados, a menos que se indique lo contrario.