Por favor, use este identificador para citar o enlazar este ítem: https://ri-ng.uaq.mx/handle/123456789/10171
Registro completo de metadatos
Campo DC Valor Lengua/Idioma
dc.rights.licensehttp://creativecommons.org/licenses/by-nc-nd/4.0es_ES
dc.contributorLuis Morales Velázquezes_ES
dc.contributorRoque ALfredo Osornio Ríoses_ES
dc.contributorMiguel Trejo Hernándezes_ES
dc.contributorJesús Ronney Rivera Guillénes_ES
dc.contributorArturo Yosimar Jaen Cuellares_ES
dc.creatorMaría Amparo Sánchez Magañaes_ES
dc.date2019-05-31-
dc.date.accessioned2024-03-05T17:59:13Z-
dc.date.available2024-03-05T17:59:13Z-
dc.date.issued2019-05-31-
dc.identifier.urihttps://ri-ng.uaq.mx/handle/123456789/10171-
dc.descriptionActualmente, los sistemas de posicionamiento global (GPS) han tomado gran relevancia en el tema de sincronización en tiempo, ya que estos dispositivos logran generar estampas de tiempo que alcanzan los microsegundos e inclusive nanosegundos de precisión. Estas estampas de tiempo permiten que los eventos en un sistema ocurran siempre al mismo tiempo e incluso se logra conocer con exactitud el momento en que dichos eventos ocurrieron, siendo éstos medidos a partir de un reloj universal. Para lograr la sincronización de un sistema al tiempo universal coordinado es necesario de un elemento que relacione la señal provista del dispositivo GPS y lo transforme como información o como señal de referencia al sistema a sincronizar. Debido a que las sincronizaciones en tiempo requieren no sólo la sincronización en fase, sino también en frecuencia, los lazos de seguimiento de fase son ampliamente utilizados como herramienta para mantener dos señales sincronizadas. En este trabajo se propone el diseño de un lazo de seguimiento de fase completamente digital para la sincronización de un sistema de adquisición de datos mediante la señal provista por un dispositivo GPS. Se estableció una frecuencia para la adquisición de datos, la cual fue mil veces mayor que la frecuencia de la señal provista por el GPS, por lo que el lazo de seguimiento de fase tuvo que diseñarse como sintetizador de frecuencia. Por último, se realizaron pruebas de adquisición sin la implementación del módulo de sincronización para luego comparar estadísticamente dichos resultados contra los obtenidos con la integración del diseño propuesto.es_ES
dc.formatAdobe PDFes_ES
dc.language.isospaes_ES
dc.publisherUniversidad Autónoma de Querétaroes_ES
dc.relation.requiresSies_ES
dc.rightsAcceso Abiertoes_ES
dc.subjectIngeniería y Tecnologíaes_ES
dc.subjectCiencias Tecnológicases_ES
dc.subjectTecnología Electrónicaes_ES
dc.titlePlataforma de procesamiento paralelo basado en FPGA con sincronización TUC.es_ES
dc.typeTesis de maestríaes_ES
dc.contributor.roleDirectores_ES
dc.contributor.roleSecretarioes_ES
dc.contributor.roleVocales_ES
dc.contributor.roleSuplentees_ES
dc.contributor.roleSuplentees_ES
dc.degree.nameMaestría en Ciencias Mecatrónicaes_ES
dc.degree.departmentFacultad de Ingenieríaes_ES
dc.degree.levelMaestríaes_ES
Aparece en: Maestría en Ciencias (Mecatrónica)

Ficheros en este ítem:
Fichero Descripción Tamaño Formato  
IGMAC-177720-0619-519-María Amparo Sánchez Magaña.pdf3.33 MBAdobe PDFPortada
Visualizar/Abrir


Los ítems de DSpace están protegidos por copyright, con todos los derechos reservados, a menos que se indique lo contrario.