Buscar


Mostrar el registro sencillo del ítem

dc.rights.license http://creativecommons.org/licenses/by-nd/4.0 es_ES
dc.contributor Rene De Jesus Romero Troncoso es_ES
dc.creator Erick Manuel Lugo Alvarez es_ES
dc.date 2021-08-02
dc.date.accessioned 2018-12-14T15:48:16Z
dc.date.available 2018-12-14T15:48:16Z
dc.date.issued 2021-08-02
dc.identifier.uri http://ri-ng.uaq.mx/handle/123456789/772
dc.description Con el surgimiento de la tecnología FPGA (Field Programmable Gate Array, Arreglo de Compuertas Programables en Campo) el diseño de hardware se ha visto transformado de forma radical de la simple interconexión de componentes electrónicos a la reconfiguración electrónica por software de un circuito integrado especializado; el tamaño y velocidad de los FPGA son equiparables a los ASIC (Application-Specific Integrated Circuit, Circuitos integrados de Aplicación Especifica) pero los FPGA son más flexibles y su velocidad de procesamiento es mayor debido a su arquitectura paralela de interconexión de compuertas permitiendo así la ejecución de varios procesos de forma simultánea. Pese a sus virtudes los FPGA precisan contar con periféricos de comunicación que les permitan explotar plenamente sus cualidades de alta velocidad de procesamiento en aplicaciones que requieren la transferencia de grandes volúmenes de datos; la forma común de solventar este inconveniente es la incorporación de tarjetas de comunicación comerciales pero tienen la desventaja de ser poco adaptables a aplicaciones específicas además de generar costos significativos. Una alternativa a esta problemática es la creación de sistemas a la medida mediante el desarrollo núcleos de propiedad intelectual (IP Cores) de unidades de lógica que otorguen a los FPGA la capacidad de comunicación mediante un protocolo estándar de alta capacidad como lo es Ethernet, haciendo uso de sus prestaciones de velocidad y de confiabilidad, eliminando el uso de equipos comerciales y logrando de este modo independencia tecnológica. La aportación del presente trabajo es implementación de una aplicación Cliente/Servidor entre un FPGA y un Microcontrolador mediante el empleo de un Módulo Ethernet ENC28J60, logrando transferencias de datos a velocidades superiores a 100 Kbps en la generación de interfaces de usuario para la transmisión de datos de cámaras de visión termográficas, como una solución alternativa al procesamiento de imágenes aplicado al análisis termográfico de circuitos eléctricos y equipos mecánicos. es_ES
dc.description With the emergence of the FPGA (Field Programmable Gate Array) technology hardware design has been radically transformed from a simple interconnection of electronic components to the electronic reconfiguration by software of a specialized integrated circuit; size and speed of FPGA are comparable to the ASIC (Application-Specific Integrated Circuit), but FPGA are more flexible and their processing speed is higher since they are composed of a parallel architecture of interconnection of gates thus allowing the execution of multiple processes simultaneously. Despite their virtues FPGA require communication peripherals that allow them to take advantage of their quality of high-speed processing in applications that require the transference of large volumes of data; the common way to overcome this inconvenience is the incorporation of commercial communication cards, but the disadvantage is that their adaptability is limited to certain applications as well as they generate high costs. An alternative to this problem is the creation of custom systems by developing cores of intellectual property (IP Cores) of units of logic which provide to the FPGA communication skills using a high capacity standard protocol such as Ethernet, making use of its speed and reliability benefits, eliminating the use of commercial equipment and thereby achieving technological independence. The contribution of this study is the implementation of a Client/Server application between an FPGA and a microcontroller through the employment of a module Ethernet ENC28J60, achieving the transference of data at speeds up to 100 Kbps in the generation of user interfaces for data transmission of thermal vision cameras, as an alternative to image processing applied to the thermographic analysis of electrical circuits and mechanical equipment. es_ES
dc.format Adobe PDF es_ES
dc.language.iso Español es_ES
dc.relation.requires Si es_ES
dc.rights Acceso Abierto es_ES
dc.subject Ethernet protocol es_ES
dc.subject FPGA es_ES
dc.subject FPGA es_ES
dc.subject Microcontrolador es_ES
dc.subject Microcontroller es_ES
dc.subject Protocolo ethernet es_ES
dc.subject.classification INGENIERÍA Y TECNOLOGÍA es_ES
dc.title Desarrollo de protocolo ethernet en FPGA para el procesamiento digital de datos de cámara termográfica es_ES
dc.type Tesis de maestría es_ES
dc.creator.tid curp es_ES
dc.contributor.tid curp es_ES
dc.creator.identificador LUAE830222HDFGLR09 es_ES
dc.contributor.identificador ROTR640929HGTMRN06 es_ES
dc.contributor.role Director es_ES
dc.degree.name Maestría en Ciencias es_ES
dc.degree.department Facultad de Ingeniería es_ES
dc.degree.level Maestría es_ES


Ficheros en el ítem

Este ítem aparece en la(s) siguiente(s) colección(ones)

Mostrar el registro sencillo del ítem