Descripción:
En éste trabajo se presenta el diseño de un transmisor de datos digital utilizando un esquema de detección y corrección de errores, además de una modulación por desplazamiento de fase (BPSK). Este diseño es implementado en una tarjeta de desarrollo con tecnología FPGA. Se propone una metodología que consiste en un análisis de los componentes y características fundamentales que involucran a los sistemas de comunicaciones en general; posteriormente se llevó a cabo un análisis de los elementos involucrados en las comunicaciones digitales con énfasis en la etapa de transmisión, de manera que se puedan describir las consideraciones y procesos que deben tenerse en cuenta para su implementación. Teniendo como base lo anterior, se desarrolló el modelo del transmisor definiendo cada una de sus etapas y comprobando este modelo mediante una simulación en Simulink. Con el esquema definido de las etapas del transmisor, se elaboró cada una de ellas en VHDL, validando el correcto funcionamiento de las etapas mediante el toolbox Xilinx System Generetor. Una vez validado el funcionamiento del modelo, se sintetizó el código VHDL para su implementación en una tarjeta de desarrollo FPGA, se utilizó un osciloscopio digital para visualizar las señales de salida. Por último se analizaron los resultados obtenidos de la implementación y se compararon con los resultados de la simulación. Se evaluaron los recursos utilizados de la tarjeta de desarrollo, para el transmisor; se describieron las limitaciones y mejoras posibles para trabajo fututo.